The g m /I D Methodology, a Sizing Tool for Low-Voltage Analog CMOS Circuits: The Semi-Empirical and Compact Model Approaches
Paul G. A. Jespers, Université Catholique de Louvain
Springer International Publishing, 2010
ISBN: 978-0-387-47100-6;
Language: English
Written for beginners as well as professionals, this book provides a methodology for fixing currents and transistor widths of CMOS analog circuits to meet specifications such as gain-bandwidth while optimizing attributes such as low power and small area. Special attention is given to low-voltage circuits. Topics covered include sizing the intrinsic gain stage, graphical interpretation of the charge sheet model, compact modeling, and the real intrinsic gain stage. This text is also available as an e-book (ISBN 978-0-387-47101-3).
A chapter on MATLAB is included in an appendix.
Sélectionner un site web
Choisissez un site web pour accéder au contenu traduit dans votre langue (lorsqu'il est disponible) et voir les événements et les offres locales. D’après votre position, nous vous recommandons de sélectionner la région suivante : .
Vous pouvez également sélectionner un site web dans la liste suivante :
Comment optimiser les performances du site
Pour optimiser les performances du site, sélectionnez la région Chine (en chinois ou en anglais). Les sites de MathWorks pour les autres pays ne sont pas optimisés pour les visites provenant de votre région.
Amériques
- América Latina (Español)
- Canada (English)
- United States (English)
Europe
- Belgium (English)
- Denmark (English)
- Deutschland (Deutsch)
- España (Español)
- Finland (English)
- France (Français)
- Ireland (English)
- Italia (Italiano)
- Luxembourg (English)
- Netherlands (English)
- Norway (English)
- Österreich (Deutsch)
- Portugal (English)
- Sweden (English)
- Switzerland
- United Kingdom (English)